Docteur de l'Université de Bordeaux
Ingénieur ENSEA
Spécialités informatique et électronique embarquée
Janvier – Avril 2016Projets web et Android en DUT 2e année (54h)
Septembre – Décembre 2016TD d'algorithmie et de C++ en DUT 1re année (44h)
Janvier – Avril 2016TD de compilation en DUT 2e année (24h)
Septembre – Décembre 2013TD de Réseaux avancés en Master 2 MIAGE (48h)
Septembre – Décembre 2012TD de Réseaux et projet de POO en Licence 3 (36h)
Mars 2015 – Novembre 2016Post-doc au CEA LIST, Laboratoire calculateurs et environnements de conception : Conception et gestion d'architectures multicœurs asymétriques en fonctionnalités.
Octobre 2011 – Février 2015Thèse CIFRE sous la direction d'Emmanuel Jeannot et Samuel Thibault : Développement d’une plateforme hétérogène flexible pour les SoC hybrides utilisant des unités de calcul programmables et des accélérateurs matériels.
Avril – Septembre 2011Stage au CEA LIST, Laboratoire de calcul embarqué : Portage d'un logiciel système sur une architecture parallèle embarquée multi-domaine tension-fréquence et évaluation des performances.
2008 – 2011École nationale supérieure de l'électronique et de ses applications (ENSEA), spécialité Électronique et systèmes embarqués.
2006 – 2008Classe préparatoire filière PSI au lycée Michelet (Vanves, 92).
Juin 2006Baccalauréat scientifique spécialité mathématiques ; mention bien.
MicroprocesseursRISC-V, STxP70, ARM, Blackfin, x86.
Systèmes d'exploitationLinux, VxWorks, Windows CE, VDK.
Langages informatiquesC, C++, assembleur, Java, VHDL, Perl, Shell (csh & POSIX), PHP, HTML.
SimulationTLM, SystemC, QEMU.
AnglaisCourant.
EspagnolIntermédiaire.
Paul-Antoine Arras, Didier Fuin, Emmanuel Jeannot, Samuel Thibault. DKPN: A Composite Dataflow/Kahn Process Networks Execution Model. 24th Euromicro International Conference on Parallel, Distributed and Network-based processing, Feb 2016, Heraklion Crete, Greece. 2016. DOI Détails
Paul-Antoine Arras. Ordonnancement d'applications dynamiques à flux de données pour les MPSoC embarqués hybrides comprenant des unités de calcul programmables et des accélérateurs matériels. Université de Bordeaux, 2015. Français. Détails
Paul-Antoine Arras, Didier Fuin, Emmanuel Jeannot, Arthur Stoutchinin, Samuel Thibault. List Scheduling in Embedded Systems Under Memory Constraints. International Journal of Parallel Programming (IJPP), Springer Verlag (Germany), 2014. DOI Détails
Paul-Antoine Arras, Didier Fuin, Emmanuel Jeannot, Arthur Stoutchinin, Samuel Thibault. List Scheduling in Embedded Systems under Memory Constraints. Juan Guerrero. SBAC-PAD'2013 - 25th International Symposium on Computer Architecture and High-Performance Computing, Oct 2013, Porto de Galinhas, Brazil. IEEE Computer Society, pp.152-159, 2013. DOI Détails
Paul-Antoine Arras, Didier Fuin, Emmanuel Jeannot, Arthur Stoutchinin, Samuel Thibault. Ordonnancement de liste dans les systèmes embarqués sous contrainte de mémoire. ComPAS'13 / RenPar'21 - 21es Rencontres francophones du Parallélisme, Jan 2013, Grenoble, France. 2013. Détails
Courriel: paul-antoine.arras@u-psud.fr
IRC: Freenode